花费 21 ms
【转】NiosII中SDRAM相移计算

SDRAM和Nios II连接的典型电路框图如下图所示。SDRAM和System使用同一个PLL输出时钟,可以保证System Clock和SDRAM Clock的相对抖动比较小。外部晶振 ...

Wed Mar 13 21:13:00 CST 2013 0 3545

 
粤ICP备18138465号  © 2018-2025 CODEPRJ.COM